μで基準化された出力値は、加算部928へ供給される。 加算部928は、加算部928にフィードバックされた遅延要素を使用して、現在の出力値と、以前のサンプルによって遅延させられた出力値とを加算する。 遅延要素は、加算部928の出力で遅延要素930として表されている。
μ定标的输出值随后被馈送到加法器 928,加法器 928用于将当前输出值加到被反馈到组合器 928的、利用延迟元件从先前样本延迟的输出值,延迟元件作为延迟元件 930被示出在组合器 928的输出处。 - 中国語 特許翻訳例文集
図示したように、並列試験回路106、108の各々は、調整可能な遅延要素600、602を備え、各調整可能な遅延要素600、602の入力は、送信/受信ユニット106、108のうちの1つのそれぞれのレシーバ出力604、606に連結する。
如所示出的,并行测试电路 106、108中的每一个设置有可调节延迟元件 600、602; 并且每个可调节延迟元件 600、602的输入被耦合到发送 /接收单元 106、108中的一个的相应的接收器输出 604、606。 - 中国語 特許翻訳例文集
19. 前記第2のADCに連結された遅延要素であって、補間された各サンプルが前記第2のADCからの前記対応するサンプリングされた信号と同期するよう、前記第2のADCからの各サンプリングされた信号を遅延するよう構成された遅延要素をさらに備える、請求項18に記載の装置。
19.根据权利要求 18所述的装置,进一步包括: 耦接到所述第二 ADC的延迟元件,其中所述延迟元件被配置成延迟来自所述第二 ADC的各个取样信号,从而使各个内插样本与来自所述第二 ADC的对应取样信号同步。 - 中国語 特許翻訳例文集